經(jīng)過一周的等待,軟件的license終于下來了,按照上一期文章的套路,評(píng)估FPGA,一定要評(píng)估FPGA的資源情況,這一期就帶來這一塊的一些東西吧!
先說一下PDS軟件吧,QT的界面,很是清新脫俗
直接上了一個(gè)以前做過的項(xiàng)目進(jìn)行測(cè)試,同樣的工程在ALTERA的平臺(tái)上和紫光的平臺(tái)上跑了一下:
ALTERA平臺(tái)上資源如下:
紫光的平臺(tái)資源情況如下:
從LUT上來看,ALTERA平臺(tái)LUT4的資源占用為2827,紫光的為L(zhǎng)UT5,資源占用情況整體來說差不多,可以看出資源優(yōu)化還是做得不錯(cuò)的。
說個(gè)題外話,因?yàn)樽瞎獾腎P核里沒有除法器的IP核,我就自己拿了以前測(cè)試另外一家國(guó)產(chǎn)FPGA時(shí)寫的V文件來用,之前用其他家的時(shí)候,最后綜合是會(huì)出現(xiàn)比較多的時(shí)序違例,而同樣的邏輯在紫光的平臺(tái)上和ALTERA的平臺(tái)上都沒有時(shí)序違例,這一點(diǎn)來說確實(shí)不錯(cuò);并且報(bào)告中給出了特別詳細(xì)的時(shí)序報(bào)告,特別貼心。
這里說個(gè)有意思的事,紫光的RAM有兩個(gè)類型,下圖是紫光的IP核的截圖
分為DRM和Distributed RAM,目前沒太研究明白這兩個(gè)的區(qū)別(當(dāng)然主要也是因?yàn)槠渌虑闆]來得及仔細(xì)研究),但如果要使用輸入和輸出不同位寬的簡(jiǎn)單雙端口RAM,需要使用DRM里的簡(jiǎn)單雙端口RAM。
這期先不上板子了,下期看情況上次板子,想找個(gè)有意思的項(xiàng)目,不過不知道時(shí)間上允許不允許,下期見!